Início do Conteúdo

Laboratórios

Laboratório itt Chip

Crédito: Arquivo

LAPSE - Expertises e foco

 

Prototipação digital em CPLDs e FPGAs envolvendo a descrição de em hardware de sistemas digitais complexos para sistemas nas áreas de DSP, criptografia, comunicações, multiprocessadores, aceleradores entre outros. Sistemas que necessitem de descrição de hardware de processadores e coprocessadores dedicados a aplicações específicas, comunicação de alta velocidade entre blocos lógicos, dispositivos e PCIs e otimização de sistemas digitais. Além disto, são realizadas simulação e validação softcore e hardcore nos diversos níveis de implementação de sistemas de hardware e software.

Projetos em Andamento:

OBCH (On-Board Data Handling):
Pesquisa e desenvolvimento do hardware, bootloader e firmware básico do módulo, bem como seus testes funcionais;

CPU SIL-3:
Pesquisa e desenvolvimento de uma CPU para CLP (Controlador Lógico Programável) dentro das premissas de segurança funcional, onde se parte do projeto voltado a testabilidade;

Lógica Programável SIL Tolerante a Falhas:
Pesquisa e desenvolvimento de módulos em lógica programável dentro das premissas de segurança funcional adicionando técnicas de tolerância a falhas;

UniProc:
Pesquisa e desenvolvimento de um microprocessador didático escalável em lógica programável em formato open source de modo a auxiliar no ensino de arquiteturas de microprocessadores e microcontroladores dentro da graduação e pós-graduação;

Kit Didático de CPLD:
Desenvolvimento de um kit didático de CPLD (Complex Programmable Logic Device) para uso em sala de aula visando a difusão da tecnologia através de um dispositivo acessível em termos de custo e de montagem.

English

Laboratory Focus and Expertise:

 

CPLD and FPGA prototyping involving the description of complex digital systems in the areas of DSP, cryptography, communications, multiprocessors, hardware accelerators, and other hardware based systems. Description of systems with application specific processors and coprocessors, high speed communication dedicated blocks, devices, printed circuit boards and digital systems. Also, the laboratory does simulation and validation of softcore and hardcore in all levels of hardware and software systems.

Projects:

A Nand Flash Memory Model for Fault Injection Evaluation:
This project proposes a nand flash memory model to evaluate different fault or error detecting algorithms. The research focus on providing a flexible nand flash memory model that emulates nand flash memory of different characteristics to propose, test and evaluate faults or errors present in this type of memories.

OBCH (On-Board Data Handling):
Research and development of microcontroller board with bootloader software and hardware development and functional test.

CPU SIL-3:
Research and development of a CPU for PLC (Programable Logic Controller) according to the functional safety normative and on the design oriented for testability.

Programmable Logic for Fault Tolerant and SIL Applications:
Research and Development of programmable logic modules according to the functional safety and fault tolerant guidelines.

UniProc:
Research and development of a scalable educational microprocessor using programmable logic in open source format with teaching and research purposes in the field of microprocessor microcontrollers architectures and programming.

CPLD Educational Kit:
Development of an educational low cost CPLD (Complex Programmable Logic Device) kit for classroom and homework learning by practice tasks.